\chapter{Technical Background} \label{sec:state} % Hier werden zwei wesentliche Aufgaben erledigt: % 1. Der Leser muß alles beigebracht bekommen, was er zum Verständnis % der späteren Kapitel braucht. Insbesondere sind in unserem Fach die % Systemvoraussetzungen zu klären, die man später benutzt. Zulässig ist % auch, daß man hier auf Tutorials oder Ähnliches verweist, die hier auf % dem Netz zugänglich sind. % 2. Es muß klar werden, was anderswo zu diesem Problem gearbeitet % wird. Insbesondere sollen natürlich die Lücken der anderen klar % werden. Warum ist die eigene Arbeit, der eigene Ansatz wichtig, um % hier den Stand der Technik weiterzubringen? Dieses Kapitel wird von % vielen Lesern übergangen (nicht aber vom Gutachter ;-), auch später % bei Veröffentlichungen ist "Related Work" eine wichtige Sache. % Viele Leser stellen dann später fest, daß sie einige der Grundlagen % doch brauchen und blättern zurück. Deshalb ist es gut, % Rückwärtsverweise in späteren Kapiteln zu haben, und zwar so, daß man % die Abschnitte, auf die verwiesen wird, auch für sich lesen % kann. Diese Kapitel kann relativ lang werden, je größer der Kontext % der Arbeit, desto länger. Es lohnt sich auch! Den Text kann man unter % Umständen wiederverwenden, indem man ihn als "Tutorial" zu einem % Gebiet auch dem Netz zugänglich macht. % Dadurch gewinnt man manchmal wertvolle Hinweise von Kollegen. Dieses % Kapitel wird in der Regel zuerst geschrieben und ist das Einfachste % (oder das Schwerste weil erste). \section{Intel DSA Background} Introduce DSA from a high level. Possibly use points from the Overview-Chapter in DSA Architecture Spec. \section{Intel DSA Architecture} Fine-Grained Architecture Overview. Possibly use graphs from the DSA Arch Spec. \begin{itemize} \item DSA is directly linked to the IOMMU to submit memory requests \cite[22]{intel:dsaspec} \item DSA is controlled over commands sent over the IO Fabric and is available as PCIe-like-device \cite[21]{intel:dsaspec} \item configuration is done via Memory-Mapped IO registers configured through PCIe bar registers \cite[21]{intel:dsaspec} \item possibly more performance with multiple engines per group (and single WQ) to cover over high latency address translation \cite[25]{intel:dsaspec} \item drain descriptor / drain command signals completion of preceding descriptors for fencing in non-batch submissions, in batches the ``fence flag'` can be used to ensure ordering, failures before a fence will lead to the following descriptors being aborted \cite[30]{intel:dsaspec}, \texttt{sfence} or \texttt{mfence} should be executed before pushing drain descriptor \cite[32]{intel:dsaspec} \item cache control flag in descriptor controls whether writes are directed to cache or to memory \cite[31]{intel:dsaspec} effects on copy from DRAM > HBM unknown \item shared WQ receive work via 'PCIe deferrable memory write request' to the portal which removes the need for synchronization of submissions but can cost more due to the communication overhead of posting a write request and waiting for it to be signalled 'completed' \cite[23]{intel:dsaspec} \item dedicated WQ receive work via atomic 64bit write to the portal \cite[24]{intel:dsaspec} \item dedicated WQ are configured by the driver with a specified PASID for address translation and can not be shared by multiple clients \cite[24]{intel:dsaspec} \end{itemize} \section{Intel DSA HW/SW Setup} Give the reader the tools to replicate the setup. Also explain why the BIOS-configs are required. Setup Requirements: \begin{itemize} \item VT-d enabled \item limit CPUPA to 46 Bits disabled \item IOMMU enabled \item kernel with iommu and DSA support \item kernel option "intel\_iommu=on,sm\_on" \end{itemize} Software Configuration: Describe intel accel-config and how it works with back reference to architecture. \section{Intel DSA Microbenchmarks} \cleardoublepage %%% Local Variables: %%% TeX-master: "diplom" %%% End: